在AI時代,RISC-V憑借其開放性和靈活性,正從邊緣計算向高性能計算、智能汽車以及AI芯片等核心領域加速滲透。據(jù)Semico Research預測,到2025年,全球RISC-V市場規(guī)模有望突破450億美元。然而,RISC-V的開放性和靈活性在推動創(chuàng)新的同時,也使得芯片驗證的技術復雜度指數(shù)級攀升。

為幫助芯片工程師更好地應對復雜的芯片驗證挑戰(zhàn),新思科技全面升級了其高性能硬件加速驗證(HAV)產(chǎn)品組合,推出全新一代HAPS-200原型驗證系統(tǒng)和ZeBu仿真系統(tǒng)。

HAPS-200原型驗證系統(tǒng)基于AMD Versal Premium VP1902自適應SoC,提供業(yè)界領先的運行性能和更快的編譯速度。與上一代HAPS-100相比,HAPS-200的性能提升了2倍,調試帶寬增加了4倍,支持從單個FPGA擴展到多機架設置,最大可支持高達108億門的設計容量。此外,HAPS-200能夠與現(xiàn)有的HAPS-100原型環(huán)境、HT3連接器和配件協(xié)同工作,支持混合的HAPS-200/100系統(tǒng)設置,進一步提高了靈活性和兼容性。

相比ZeBu EP1和ZeBu EP2前代產(chǎn)品,全新升級的ZeBu仿真系統(tǒng)性能提升了2倍,調試帶寬增加了8倍,可以提供更快的編譯時間和更高的調試效率。同時,ZeBu仿真系統(tǒng)配備了強化的跟蹤內(nèi)存,能夠快速實時捕獲設計波形和調試軌跡,為RTL驗證、性能與低功耗分析、軟件啟動和高級調試提供高性能支持。

此外,HAPS-200原型驗證系統(tǒng)和ZeBu仿真系統(tǒng)均基于新思科技的EP-Ready硬件平臺,支持通過軟件和布線重新配置,以適應從詳細RTL驗證到高速軟件驗證等所有硬件加速和原型設計用例。

5月14日14:00,智猩猩聯(lián)合新思科技策劃推出主題為“AI時代,RISC-V芯片驗證范式革命與生態(tài)共融”的圓桌對談,并邀請到新思科技中國區(qū)副總經(jīng)理朱勇、藍芯算力(深圳)CTO賈新霞參與。兩位嘉賓將圍繞RISC-V驗證的“不可能三角”破局之道、硬件加速驗證的技術路徑,以及開源生態(tài)下的驗證工具共建策略三大核心議題,分享他們在RISC-V芯片驗證和推動AI算力發(fā)展的實踐,共同探索RISC-V芯片驗證的新范式。

本次圓桌對談將以線上視頻直播形式進行,并設有線上問答環(huán)節(jié),由新思科技硬件輔助驗證產(chǎn)品經(jīng)理彭歡主持。

AI時代,RISC-V芯片驗證范式革命與生態(tài)共融

圓桌對談信息

主題:AI時代,RISC-V芯片驗證范式革命與生態(tài)共融
核心議題:
1、AI時代RISC-V驗證的“不可能三角”破局
2、硬件加速驗證的領先技術路徑
3、生態(tài)共治:開源生態(tài)下的驗證工具鏈共建策略

嘉賓

賈新霞,藍芯算力(深圳)科技有限公司 CTO,西安電子科技大學 信息與通信工程專業(yè)碩士,曾就職于字節(jié)跳動服務器芯片部門、高通、新思,在SoC設計領域有超過20年經(jīng)驗。

朱勇,新思科技中國區(qū)副總經(jīng)理,負責公司EDA產(chǎn)品和解決方案在中國的推廣、落地和業(yè)務,以及相關行業(yè)生態(tài)伙伴的合作。在半導體行業(yè)服務超過20年,對設計、驗證和行業(yè)應用等有著豐富的經(jīng)驗。曾負責賽靈思大中華區(qū)的技術銷售團隊和數(shù)據(jù)中心、人工智能等應用在中國市場的業(yè)務發(fā)展,對可編程邏輯器件、高性能系統(tǒng)、異構計算、軟硬件協(xié)同仿真等方面有深刻的理解和行業(yè)經(jīng)驗。

彭歡,新思科技硬件輔助驗證產(chǎn)品經(jīng)理,華中科技大學模式識別與智能系統(tǒng)專業(yè)碩士,在可編程邏輯器件、硬件輔助驗證領域擁有超過10年行業(yè)經(jīng)驗。

報名方式

對此次圓桌對談感興趣的朋友,可以掃描上方海報底部二維碼,添加小助手陳晨進行報名。已添加過陳晨的老朋友,可以給陳晨私信,發(fā)送“新思2501”即可報名。